一本精品热在线视频,久久免费视频分类,精品婷婷乱码久久久久久蜜桃,在线可以免费观看的Av

<mark id="vd61v"><dl id="vd61v"></dl></mark>
    <sub id="vd61v"><ol id="vd61v"></ol></sub>

  • <sub id="vd61v"><ol id="vd61v"></ol></sub>
    "); //-->

    博客專欄

    EEPW首頁(yè) > 博客 > 芯片中的CP是什么CP

    芯片中的CP是什么CP

    發(fā)布人:深圳半導(dǎo)體 時(shí)間:2022-07-12 來(lái)源:工程師 發(fā)布文章

    芯片中的CP一般指的是CP測(cè)試,也就是晶圓測(cè)試(Chip Probing)。

    、CP測(cè)試是什么

    CP測(cè)試在整個(gè)芯片制作流程中處于晶圓制造和封裝之間,測(cè)試對(duì)象是針對(duì)整片晶圓(Wafer)中的每一個(gè)Die,目的是確保整片Wafer)中的每一個(gè)Die都能基本滿足器件的特征或者設(shè)計(jì)規(guī)格書(shū),通常包括電壓、電流、時(shí)序和功能的驗(yàn)證。

    CP測(cè)試的具體操作是在晶圓制作完成之后,成千上萬(wàn)的裸DIE(未封裝的芯片)規(guī)則的分布滿整個(gè)Wafer。由于尚未進(jìn)行劃片封裝,只需要將這些裸露在外的芯片管腳,通過(guò)探針(Probe)與測(cè)試機(jī)臺(tái)(Tester)連接進(jìn)行芯片測(cè)試就是CP測(cè)試。

    圖片1.png

     1 CP Test在芯片產(chǎn)業(yè)價(jià)值鏈上的位置

     

    、為什么要做CP測(cè)試

    因?yàn)?/span>通常在芯片封裝階段時(shí),有些管腳會(huì)被封裝在芯片內(nèi)部,導(dǎo)致有些功能無(wú)法在封裝后進(jìn)行測(cè)試,因此Wafer進(jìn)行CP測(cè)試最為合適

    圖片2.png

     2 Wafer上規(guī)則的排列著DIE

     

    而且Wafer制作完成之后,由于工藝偏差、設(shè)備故障等原因引起的制造缺陷,分布在Wafer上的裸DIE中會(huì)有一定量的殘次品。CP測(cè)試的目的就是在封裝前將這些殘次品找出來(lái)(Wafer Sort),同時(shí)還可以避免被封裝后無(wú)法測(cè)試芯片性能,優(yōu)化生產(chǎn)流程,簡(jiǎn)化步驟,同時(shí)提高出廠的良品率,縮減后續(xù)封裝測(cè)試的成本。

    另外,有些公司會(huì)根據(jù)CP測(cè)試的結(jié)果,將芯片劃分等級(jí),將這些產(chǎn)品投入不同的市場(chǎng)購(gòu)買(mǎi)者需要注意這一點(diǎn)。


    三、測(cè)試內(nèi)容有哪些

    1、SCAN

    SCAN用于檢測(cè)芯片邏輯功能是否正確。DFT設(shè)計(jì)時(shí),先使用DesignCompiler插入ScanChain,再利用ATPG(Automatic Test Pattern Generation)自動(dòng)生成SCAN測(cè)試向量。SCAN測(cè)試時(shí),先進(jìn)入Scan Shift模式,ATE將pattern加載到寄存器上,再通過(guò)Scan Capture模式,將結(jié)果捕捉。再進(jìn)入下次Shift模式時(shí),將結(jié)果輸出到ATE進(jìn)行比較。

    圖片3.png

     3 Scan Chain示意圖

    2、Boundary SCAN

    Boundary SCAN用于檢測(cè)芯片管腳功能是否正確。與SCAN類(lèi)似,Boundary SCAN通過(guò)在IO管腳間插入邊界寄存器(Boundary Register),使用JTAG接口來(lái)控制,監(jiān)測(cè)管腳的輸入輸入出狀態(tài)。

    圖片4.png

     4 Boundary Scan原理圖

    四、測(cè)試方法有哪些

    1、DC/AC Test

    DC測(cè)試包括芯片Signal PIN的Open/Short測(cè)試,電源PIN的PowerShort測(cè)試,以及檢測(cè)芯片直流電流和電壓參數(shù)是否符合設(shè)計(jì)規(guī)格。AC測(cè)試檢測(cè)芯片交流信號(hào)質(zhì)量和時(shí)序參數(shù)是否符合設(shè)計(jì)規(guī)格。

    2RF Test

    對(duì)于無(wú)線通信芯片,RF的功能和性能至關(guān)重要。CP中對(duì)RF測(cè)試來(lái)檢測(cè)RF模塊邏輯功能是否正確。

    3、存儲(chǔ)器

    存儲(chǔ)器測(cè)試數(shù)量較大,因?yàn)?/span>芯片往往集成著各種類(lèi)型的存儲(chǔ)器(例如ROM/RAM/Flash),為了測(cè)試存儲(chǔ)器讀寫(xiě)和存儲(chǔ)功能,通常在設(shè)計(jì)時(shí)提前加入BIST(Built-In SelfTest)邏輯,用于存儲(chǔ)器自測(cè)。芯片通過(guò)特殊的管腳配置進(jìn)入各類(lèi)BIST功能,完成自測(cè)試后BIST模塊將測(cè)試結(jié)果反饋給Tester。

    1ROM(Read-Only Memory)通過(guò)讀取數(shù)據(jù)進(jìn)行CRC校驗(yàn)來(lái)檢測(cè)存儲(chǔ)內(nèi)容是否正確。

    7e3e6709c93d70cf050dd1a1fe97fc0abba12b7f.png

     

    2RAM(Random-Access Memory)通過(guò)除檢測(cè)讀寫(xiě)和存儲(chǔ)功能外,有些測(cè)試還覆蓋DeepSleep的Retention功能和Margin Write/Read等等。

    3Embedded Flash除了正常讀寫(xiě)和存儲(chǔ)功能外,還要測(cè)試擦除功能。

    4Wafer還需要經(jīng)過(guò)Baking烘烤和Stress加壓來(lái)檢測(cè)Flash的Retention是否正常。

    (5)還有Margin Write/Read、Punch Through測(cè)試等等。

    4、其他Function Test

    芯片其他功能測(cè)試,用于檢測(cè)芯片其他重要的功能和性能是否符合設(shè)計(jì)規(guī)格。

    隨著芯片工藝越來(lái)越先進(jìn),晶體管密度越來(lái)越高,芯片測(cè)試的復(fù)雜度和難度也成倍地增長(zhǎng)。本文金譽(yù)半導(dǎo)體只梳理了一些梳理基本的測(cè)試概念,和簡(jiǎn)單基礎(chǔ)的CP測(cè)試知識(shí),后續(xù)我們會(huì)再針對(duì)這個(gè)話題進(jìn)行一些更加全面的探討。


    *博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。

    pa相關(guān)文章:pa是什么


    路由器相關(guān)文章:路由器工作原理


    路由器相關(guān)文章:路由器工作原理




    關(guān)鍵詞: CP測(cè)試 晶圓測(cè)試

    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉